您好,欢迎来到尔游网。
搜索
您的当前位置:首页Quartus_II使用教程-完整实例

Quartus_II使用教程-完整实例

来源:尔游网
Quartus Ⅱ入门教程

(一个Verilog程序的编译和功效仿真)

Quartus Ⅱ是Altera公司推出的专业EDA对象,支撑道理图输入.硬件描写说话的输入等多种输入方法.硬件描写说话的输入方法是应用相似高等程序的设计办法来设计出数字体系.接下来我们对这种智能的EDA对象进行初步的进修.使大家今后的数字体系设计加倍轻易上手.

菜单栏 第一步:打开软件

快捷对象栏 资本治理窗口 工作区 信息栏 义务治理窗口

快捷对象栏:供给设置(setting),编译(compile)等快捷方法,便应用户应用,用户也可以在菜单栏的下拉菜单找到响应的选项.

菜单栏:软件所有功效的掌握选项都可以在其下拉菜单中找到.

信息栏:编译或者分解全部进程的具体信息显示窗口,包含编译经由过程信息和报错信息.

第二步:新建工程(file>new Project Wizard) 1工程名称:

所建工程的保管路径 工程名称 顶层模块名(芯片级设计为实体名),请求与工程名称雷同 23

假如有已经消失的文件就在该进程中添加,添加已有文件(没有已有文件的直接跳过next) 软件将直接将用户所添加的文件添加到工选择芯片型号(我们选择MAX3000A系列下的EPM3256AQC20810程中. 芯片)

(注:假如不下载到开辟板长进行测试,这一步可以不必设置)

所选的芯片的系列型号 快速搜刮所需的芯片 选择芯片

4选择仿真,分解对象(第一次试验全体应用quartus做,三项都选None,然后next)

选择第三方分解对象,假如应用Quartus内部分解对象则选择none 选择第三方仿真对象,假如应用Quartus内部仿真对象则选择none 选择时序剖析仪

5工程树立完成(点finish)

工程树立完成,该窗口显示所树立工程所有的芯片,其他第三方EDA对象选择情形,以及模块名等等信息.

第三步:添加文件(file>new>VHDL file),新建完成之后要先保管.

我们选择Verilog HDL File设计文件格局既选择Verilog文本输入情势

第四步:编写程序

以实现一个与门和或门为例,Verilog描写源文件如下: module test(a,b,out1,out2); input a,b;

Output out1,out2; assignout1=a&b; assign out2=a | b; endmodule

然后保管源文件;

第五步:检讨语法(点击对象栏的这个按钮Analysis & synthesis))

(start

语法检讨成功,没有error级别以上的错误 该窗口显示了语法检讨后的具体信息,包含所应用的io口资本的若干等内容,响应的英文名大家可以本身查阅

点击肯定完成语法检讨

第六步:(锁定引脚,点击对象栏的

(pin planner))

(注:假如不下载到开辟板长进行测试,引脚可以不必分派)

各个端口的输入输出顶层某块的输入输出口与物理的芯片端口想对应

双击location 为您的输入输出设置装备摆设引脚. 第七步:整体编译(对象栏的按钮

(start Complilation))

该窗口给出分解子女码的资本应用情形既芯片型号等等信息. 选择为应用端口选项卡 第八步:功效仿真(直接应用quratus进行功效仿真) 将(

仿

仿

真 1下

Assignments>setting>Simulator Settings>

拉>Function)

Functional暗示功效仿真,既不包含时序信息,timinng暗示时序仿真.参加线及存放器的延时信息

2

树立一个波形文件:

(new>Vector Waveform File)

添加波形文件作为旌旗灯号输出文件,以便不雅察旌旗灯号的输出情形

然后导入引脚(双击Name下面空白区域>Node Finder>list>点击

):

双击弹出右边的对话框 点击如下图添加旌旗灯号 点击产生端口列表 接下来设置鼓励旌旗灯号(单击

>Timing>Multiplied by 1)

>选择设置仿真的开端及停止时光 设置输入旌旗灯号

我们自界说的输入旌旗灯号 设置b旌旗灯号源的时刻类同设置a旌旗灯号源,最后一步改为Multiplied by 2

然后要师长教师成仿真须要的网表(对象栏

processing>Generate Functional Simulation Netlist) 接下来开端仿真(仿真前要将波形文件保管,点击对象栏端仿真):

由a,b 两个旌旗灯号经由我们设计的模块产生的成

不雅察波形,刚好相符我们的逻辑.功效仿真经由过程. 第九步:下载(点击

(Programmer),再点击Hardware

Setup设置装备摆设下载电缆,单击弹出窗口的“Add Hardware”按钮,选择并口下载ByteBlasterMV or ByteBlasterMVⅡ,单击“Close”按钮完成设置.CPLD器件生成的下载文件后缀名为.pof,点击下图所示方框,选中下载文件,然后直接点击start按钮开端下载)

下载进度条 下载是该选项必须打勾 点击该按钮开端下载

完!

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- axer.cn 版权所有 湘ICP备2023022495号-12

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务